智翼 端侧AI解决方案
RISC-V DSA架构 · 统一处理架构 · 敏捷开发平台
基于隼瞻 RISC-V 处理器 IP 和 ArchitStudio 敏捷开发平台,打造从硅前到硅后全周期可重构的端侧 AI 处理器集群方案。
Archit Fusion AI 统一处理架构
通过统一处理架构归一化六大特征算子,极大提高硬件资源利用率,提升面效能效比。
Unified Processing
Archit Fusion AI
归一化算子
将复杂的AI算法抽象为 Convolution, Matrix, Normalization, FFT, Softmax 等核心算子,实现硬件层面的统一加速。
硅前/硅后可重构
硅前:平台级高度模块化,根据场景“乐高”式拼搭;
硅后:强可编程性,支持软件定义功能调整,延长芯片生命周期。
DSA 架构 + NPU 阵列
结合 RISC-V 通用计算与专用 NPU 阵列,“紧耦合”指令处理高频操作,“松耦合”指令调度大规模矩阵运算。
端侧AI融合解决方案 —— “智翼”系列 Roadmap
从MCU到高性能边缘计算,全场景覆盖
轻翊
AI MCU / 目标识别
- 算力: 0.1-0.5 TOPS
- 主频: 500MHz
- SRAM: 64KB ~ 1.0MB
翔风
语音/手势/人脸识别
- 算力: 0.5-2 TOPS
- 主频: 750MHz
- SRAM: 2.0 - 8.0MB
凌云
机器视觉 / 目标分类
- 算力: 1-8 TOPS
- 主频: 1GHz
- SRAM: 8.0 - 16.0MB
御空
LLM / VLM / 本地部署一体机
- 算力: 4-64 TOPS
- 主频: 1GHz+
- 支持各类大模型
侧端AI 处理器集群方案
基于 RISC-V 的统一 MLIR 编译器,大幅简化 AI 框架的建立,实现从算法到硬件的无缝部署。
-
自动化工具链
自动生成 LLVM/MLIR 编译器,无缝对接深度学习框架。
-
生态兼容
支持 TensorFlow, PyTorch, DeepSeek, Meta AI (Llama 3) 等主流模型。
-
快速迭代
使用 ADL 描述语言快速构建 RISC-V 处理与 DSP 软件库。